创建基于FPGA的低成本成像系统

嵌入式视觉

Mr.D   项目发起人  06-02

本项目将介绍如何使用成本优化的FPGA和CMOS图像传感器创建解决方案。

项目详情

项目创意灵感
说到开发嵌入式视觉系统,通常在大家的印象中都需要使用到昂贵的FPGA或SoC,大型帧缓冲存储器和外部摄像机。其实也可以使用直接与CMOS传感器接口的成本优化的FPGA / SoC,从而开发出功能非常强大的图像处理系统。
设计特色创新
本项目将使用软核处理器通过I2C配置成像器。虽然图像处理路径将在FPGA内实现,但由于这是一种低成本应用,因此该解决方案不会在DDR存储器中实现外部帧缓冲器,而是将图像处理管线完全在FPGA中实现。该设计还将使用软核处理器来控制视频计时和图像处理路径的其他相关配置任务。
系统原理功能
见“详细步骤”
完成情况概述
见“详细步骤”
项目采用平台: